成果信息
我校面向?qū)拵ㄓ?、高性能DSP等高吞吐量和高速信息處理應(yīng)用領(lǐng)域,提出了新型層次化單芯片64核處理器體系結(jié)構(gòu),即底層為由四個處理器核組成的"簇",采用總線和全互連混合架構(gòu);頂層采用2D Mesh的NoC架構(gòu),這是一個獨特的"海量核"(sea-of-core)NoC集成架構(gòu)。由于是高度正交化的分層結(jié)構(gòu),局部子系統(tǒng)設(shè)計和全局網(wǎng)絡(luò)設(shè)計相對獨立,使得該結(jié)構(gòu)具有良好的可擴展性和可移植性。)
背景介紹
隨著深亞微米 CMOS 工藝技術(shù)的發(fā)展,片上系統(tǒng) SoC 所實現(xiàn)的功能也日益復(fù)雜,越來越多的 IP 和處理器被集成在一個 SoC 芯片上,稱之為多處理器片上系統(tǒng) MPSoC;在未來的 MPSoC 發(fā)展中,片上互連將對系統(tǒng)性能和功耗起主導(dǎo)性作用,隨著 MPSoC 規(guī)模的日益增大,傳統(tǒng)總線互連方式已成為片上系統(tǒng)性能提升的瓶頸。片上網(wǎng)絡(luò) NoC為 MPSoC提供了一種靈活、高效、低功耗且可擴展性強的片上通信的基礎(chǔ)架構(gòu);NoC 將每一個 IP 與路由器連接,而不同的路由器之間則通過網(wǎng)絡(luò)式的架構(gòu)連接在一起,進而實現(xiàn)高帶寬低功耗的全新互連模式,從而使 MPSoC 系統(tǒng)的性能得到大幅度的提升。)
應(yīng)用前景
該技術(shù)應(yīng)用于寬帶通信、無線通信(LTE)基站服務(wù)器、語音和多媒體網(wǎng)關(guān)服務(wù)器、路由服務(wù)器等高性能DSP、高速計算,TFLOPS+高數(shù)據(jù)吞吐量雷達系統(tǒng)、SAR雷達、相控陣雷達處理系統(tǒng),市場應(yīng)用前景較為廣闊。)